首页
>
计算机科学模拟试题
>
微机原理与接口技术模拟试题
>
述8086读总线周期和写总线周期和引脚上...
搜题
搜题
用户
您好, 请在
下方输入框内
搜索其它题目:
搜题
题目内容
(请给出正确答案)
提问人:网友
发布时间:
【问答题】
简述8086读总线周期和写总线周期和引脚上的信号动尖态变化过程。8086的读周期时序和写周期时序的区别有哪些?
查看正确答案
更多“简述8086读总线周期和写总线周期和引脚上的信号动尖态变化过程。8086的读周期时序和写周期时序的区别有哪些?”相关的问题
第1题
[] PCI
总线
传输机制是理解PCI
总线
规范的基础,为什么在PCI
总线
读
操作的地址相位
和
第一个数据相位之间AD线上必须有一个
总线
转换
周期
?而在PCI
总线
写
操作时,为什么不需要这样一个
总线
转换
周期
?
点击查看答案
第2题
[简答题]
8086
正常的存储器
读
/
写
总线
周期
由多少个T状态组成?
点击查看答案
第3题
[简答题]
8086
CPU
读
/
写
总线
周期
各包含多少个时钟
周期
?什么情况下需要插入TW等待
周期
?应插入多少个TW,取决于什么因素?什么情况下会出现空闲状态TI?
点击查看答案
第4题
[简答题]
简述
存储器的
读
周期
和
写
周期
的区别。
点击查看答案
第5题
[简答题] 什么是
总线
周期
?
8086
CPU的
读
/
写
总线
周期
各包含多少个时钟
周期
?什么情况下需要插入等待
周期
TW,什么情况下会出现空闲状态TI?
点击查看答案
第6题
[简答题] 假设某存储器
总线
采用同步通信方式,时钟频率为50MHz时钟,每个
总线
事务以突发方式传输8个字,以支持块长为8个字的Cache行
读
和
Cache行
写
,每字4字节。对于
读
操作,访问顺序是1个时钟
周期
接受地址,3个时钟
周期
等待存储器
读
数,8个时钟
周期
用于传输8个字。对于
写
操作,访问顺序是1个时钟
周期
接受地址,2个时钟
周期
延迟,8个时钟
周期
用于传输8个字,3个时钟
周期
恢复
和
写
入纠错码。对于以下访问模式,求出该存储器
读
/
写
时在存储器
总线
上的带宽。 ①全部访问为连续的
读
操作; ②全部访问为连续的
写
操作; ③65%的访问为
读
操作,35%的访问为
写
操作。
点击查看答案
第7题
[简答题] 考虑以下两种
总线
:
总线
1是64位数据
和
地址复用的
总线
。能在一个时钟
周期
中传输一个64位的数据或地址。任何一个
读
写
操作总是先用一个时钟
周期
传送地址,然后有2个时钟
周期
的延迟,从第四时钟
周期
开始,存储器系统以每个时钟2个字的速度传送,最多传送8个字。
总线
2是分离的32位地址
和
32位数据的
总线
。
读
操作包括:一个时钟
周期
传送地址,2个时钟
周期
延迟,从第四
周期
开始,存储器系统以每时钟1个字的速度传输最多8个字。对于
写
操作,在第一个时钟
周期
内第一个数据字与地址一起传输,经过2个时钟
周期
的延迟后,以每个时钟1个字的速度最多传输7个余下的数据字。假定进行60%的
读
操作
和
40%的
写
操作。在以下两种情况下,求这两种
总线
和
存储器能提供的带宽。 ①只进行单数据字的传输。 ②所有的传输都是8个字的数据块。
点击查看答案
第8题
[填空题] 在
8086
中,一个最基本的
总线
周期
由()个时钟
周期
组成,如果
8086
的主频为5MHz,则
总线
周期
为()。
点击查看答案
第9题
[]
8086
CPU通过数据
总线
对()进行一次访问所需要的时间为一个
总线
周期
,一个
总线
周期
至少包括()时钟
周期
。
点击查看答案
账号:
登录
答题记录
我的收藏
我的题库
客服
TOP
请使用微信扫码支付
订单号:
遇到问题请联系
在线客服