当存储器读写速度较慢时,需产生一个READY信号以实现与CPU的同步,CPU将在总线周期的()时候采样该信号。
A、T2下降沿
B、T3下降沿
C、T2上升沿
D、T3上升沿
A、T2下降沿
B、T3下降沿
C、T2上升沿
D、T3上升沿
A、不同存储器技术的访问时间差异很大,速度较快的技术每字节的成本要比速度较慢的技术高,而且容量较小 B、不同存储器技术的访问时间差异很小,CPU和主存之间的速度差距在增大 C、速度较快的存储器技术毎字节的成本要比速度较慢的技术高,而且容量更大,CPU和主存之间的速度差距在减小 D、不同存储器技术的访问时间差异很大,CPU和主存之间的速度差距在减小
A、数卡相对较快,但可靠性高,多用于存储信息量大、读写操作复杂的场合 B、数卡相对较慢,但可靠性高,多用于存储信息量大、读写操作简单的场合 C、数卡相对较慢,但可靠性高,多用于存储信息量大、读写操作复杂的场合 D、数卡相对较慢,但可靠性高,多用于存储信息量不大、读写操作复杂的场合
A、存储体系是由内存储器、外存储器等若干性能不同、价格不同的存储器构成的系统 B、存储体系是将性能不同的存储器整合成为一个整体的存储器并实现自动管理,使外界看起来容量像外存的容量-更大、速度像内存的速度-更快、而且价格更合理 C、存储体系采取了以批量换速度、以空间换时间的策略,对价格较低且存取时间慢的存储器,采取一次读取一个存储块的方式,而对存取时间快且价格较高的存储器,采取一次读取一个存储单元的方式 D、上述说法全都正确